전통문화대전망 - 전통 미덕 - 2000H 구형파 출력 2000HZ 구형파가 필요합니다. 일반적으로 사용되는 전자 부품으로 랩 회로를 만드는 방법입니다.
2000H 구형파 출력 2000HZ 구형파가 필요합니다. 일반적으로 사용되는 전자 부품으로 랩 회로를 만드는 방법입니다.
다음 답변은 다른 Baidu 사용자의 답변입니다. 도움이 되기를 바랍니다.
LM358과 같은 듀얼 연산 증폭기이면 충분합니다.
하나의 연산 amp 발진기 회로는 2KHz 구형파 신호를 생성하도록 구성됩니다.
연산 증폭기는 적분 회로를 구성하여 입력된 구형파를 적분하여 삼각파를 출력합니다.
신호 발생기 일반적으로 함수 신호 발생기와 임의 파형 발생기로 구분되며, 함수 파형 발생기의 설계는 아날로그 합성과 디지털 합성으로 구분됩니다. 우리 모두 알고 있듯이 디지털 합성 기능 신호 소스는 주파수, 진폭 및 신호 대 잡음비(S/N) 측면에서 아날로그보다 우수합니다. PLL(위상 고정 루프) 설계로 인해 출력 신호가 주파수가 정확할 뿐 아니라 위상 지터(위상 지터) 및 주파수 드리프트도 상당히 안정적인 상태에 도달할 수 있지만 결국 디지털 신호 소스이므로 디지털 회로와 아날로그 회로 간의 간섭을 효과적으로 극복하기는 어렵습니다. 또한 작은 신호의 출력이 아날로그 기능보다 열등하게 됩니다.
아날로그 함수 신호 소스에 대해 말하면 구조도는 다음과 같습니다.
삼각파 생성 회로를 기반으로 하는 일반적인 아날로그 함수 신호 발생기의 구조입니다. 다이오드로 구성되어 있으며, 정현파를 생성함과 동시에 비교기에 의한 비교를 통해 구형파를 생성한다.
삼각파가 어떻게 생성되는지 공식은 다음과 같습니다.
즉, 정전류 소스를 사용하여 커패시터를 충전하면 양의 기울기를 갖는 램프파가 발생합니다. 생성될 수 있습니다. 마찬가지로 오른쪽의 정전류원은 커패시터에 축적된 전하를 방전시켜 음의 기울기를 갖는 램프파를 생성한다. 회로 구조는 다음과 같다.
I1 =I2일 때 대칭형이다. I1 > >I2이면 이때 음의 기울기를 갖는 톱니파가 생성된다. 마찬가지로 I1 < < I2도 양의 기울기를 갖는 톱니파를 생성한다.
그림 2에서 볼 수 있듯이 SW1 스위치를 선택하면 충전 속도가 배수로 변경됩니다. 즉, 신호의 주파수가 변경됩니다. 신호 소스 패널의 주파수 파일 선택 스위치입니다. 마찬가지로 I1과 I2를 동시에 변경하면 주파수도 변경할 수 있습니다. 이는 주파수를 조정하는 신호 소스의 전위차계로, 원래의 전압 신호를 전류로 변환하기만 하면 됩니다.
듀티 사이클 조정 설계에는 다음 두 가지 아이디어가 있습니다.
1. 주파수(주기)는 변경되지 않고 펄스 폭은 변경됩니다.
>레벨의 진폭을 변경하는 것, 즉 구형파 생성 회로의 비교기의 기준 진폭을 변경하면 주파수를 변경하지 않고 펄스 폭을 변경하는 특성을 얻을 수 있습니다. 듀티 사이클은 일반적으로 20% 이하로 조정할 수 없으므로 샘플링 회로 실험 중 순시 신호에서 수집된 신호에 변화가 발생합니다. 이 신호를 아날로그-디지털(A/D) 변환에 사용하면 결과적인 디지털 신호가 바뀌고 손실됩니다. 하지만 사용하기가 더 쉽다는 것은 부인할 수 없습니다.
2. 듀티 사이클이 변경되면 그에 따라 주파수도 변경됩니다. 방법은 다음과 같습니다.
구형파 생성 회로의 비교기의 기준 진폭을 고정합니다(양수 및 음수). 회로를 사용하여 전환할 수 있으며, 충전 및 방전 기울기를 변경하여 달성할 수 있습니다.
이런 디자인에 대한 일반적인 사용자 반응은 '조정이 어렵다'는 것이 큰 단점이지만, 꼭 필요한 듀티 사이클이 10% 미만이 될 수 있다. 샘플링 조건.
위의 두 가지 듀티 사이클 조정 회로 설계 아이디어에는 고유한 장점과 단점이 있으며, 이는 물론 "괜찮은" 톱니파가 생성될 수 있는지 여부에도 영향을 미칩니다.
다음은 PA(전력 증폭기)의 설계입니다.
먼저 연산 증폭기(OP)를 사용한 다음 푸시풀 증폭기(교차 왜곡 방지에 주의)를 사용하여 신호를 감쇠 네트워크로 보냅니다. 이 부분에는 신호 소스 출력 신호의 표시기가 포함됩니다. 신호 대 잡음비, 구형파 상승 시간 및 신호 소스의 주파수 응답을 포함한 좋은 신호 소스는 물론 신호 대 잡음비가 높은 사인파, 빠른 구형파 상승 시간, 양호한 삼각파입니다. 파동 선형성 및 우수한 전압-주파수 특성(즉, 주파수 상승, 신호를 감쇠할 수 없거나 너무 많이 줄일 수 없음), 회로의 이 부분은 주파수용 커패시터를 사용하는 것 외에도 특히 고주파수에서 더 복잡합니다. 보상에는 PC 기판의 배선 방법도 포함됩니다. 주의하지 않으면 발진이 발생하기 쉽습니다. 회로의 이 부분을 설계하려면 "Try Error"라는 인내심과 더불어 실제 경험이 필요합니다. "는 필수불가결하다.
PA 신호가 나온 후 π형 저항 감쇠망을 거쳐 각각 10배(20dB), 100배(40dB) 감쇠된다. 완전한. (참고: 전압 분배기 회로 대신 π형 감쇠 네트워크를 선택하는 것은 출력 임피던스를 일정하게 유지하는 것입니다.)
주파수 스윕, VCG, TTL, TRIG, GATE 및 주파수 카운터와 같은 기능도 갖춘 강력한 함수 파형 발생기의 설계 방법도 여기에 언급되어 있습니다.
1. 주파수 스윕: 일반적으로 선형(Lin) 및 로그(Log) 주파수 스윕으로 구분됩니다.
2. VCG: 즉, 일반 FM, 오디오 신호를 입력하며 비교 가능합니다. 신호 소스 자체 신호는 주파수 변조를 생성합니다.
위의 두 가지 설계 방법의 경우 첫 번째 항목은 먼저 톱니파 및 대수파 신호를 생성하고 멀티플렉서를 통해 두 번째 항목의 입력 신호로 선택해야 합니다. (멀티플렉서) 그런 다음 전압-전류 변환 회로를 통해 그림 2의 I1 및 I2에 동기식으로 추가됩니다.
3. TTL 동기 출력: 구형파를 0(Low)으로 변환합니다. 5V(높음) TTL 신호이면 충분합니다.
하지만 이러한 TTL 신호는 팬아웃(Fan Out) 수를 늘리기 위해 출력되기 전에 버퍼 게이트를 통과해야 합니다. 일반적으로 여러 버퍼가 병렬로 연결되는 경우가 있습니다. TTL INV의 경우 NOT 게이트만 추가하면 됩니다.
4. TRIG 기능: One Shot 기능과 유사하게 TTL 신호를 입력하면 신호 소스가 신호 출력 주기를 생성할 수 있습니다. 방법은 신호 입력이 없을 때 그림 2의 SWI를 접지에 연결하기만 하면 됩니다.
5. 게이트 기능: TTL 신호를 입력하여 입력이 Hi일 때 신호 소스가 파형 출력을 생성할 수 있도록 합니다. 입력이 LOW가 될 때까지 그림 2 SWI는 접지되고 신호 소스 출력은 꺼집니다.
6. 주파수 측정기: 시중에서 판매되는 간단한 다이얼 디스플레이 외에도 LED 디지털 튜브인지 여부 또는 LCD 액정 디스플레이 주파수는 주파수 측정기와 관련이 있으며 블록 다이어그램은 다음과 같습니다.
2. 시뮬레이션 실험에 가장 적합한 도구입니다. >
임의 파형 발생기는 신호 소스의 모든 기능을 갖춘 신호 소스 유형입니다. 우리는 전통적으로 신호 소스가 주로 테스트 중인 회로에 필요한 알려진 신호(다양한 파형)를 제공한 다음 다른 계측기를 사용하여 관심 있는 매개 변수를 측정한다고 믿습니다. 신호 소스는 전자 실험 및 테스트 처리에서 어떤 매개변수도 측정하지 않지만 사용자의 요구 사항에 따라 다양한 테스트 신호를 시뮬레이션하고 테스트 요구 사항을 충족하기 위해 테스트 중인 회로에 제공한다는 것을 알 수 있습니다.
사인파 신호 소스, 함수 발생기, 펄스 발생기, 스위프 발생기, 임의 파형 발생기, 합성 신호 소스 등 다양한 유형의 신호 소스가 있습니다. 일반적으로 임의 파형 발생기는 다른 신호 소스에서 파형을 생성할 수 있는 특수 신호 소스이므로 다양한 시뮬레이션 실험의 요구 사항에 적합합니다.
1. 함수 함수, 기본 실험실 설계자를 위한 시뮬레이션 환경
함수 신호 소스는 가장 널리 사용되는 일반 신호 소스로 사인파, 톱니파, 구형파, 펄스를 제공할 수 있습니다. 열차 및 기타 파형이 있으며 일부는 변조 및 스캐닝 기능도 갖추고 있습니다. 우리는 기본 실험(예: 대학 전자 실험실, 과학 연구 기관 연구 실험실, 공장 개발 실험실 등)에서 회로를 설계했습니다. 신뢰성과 안정성을 검증하려면 진위 여부를 식별하기 위해 이상적인 파형을 적용해야 합니다.
예를 들어, 신호 소스의 DC 보상 기능을 사용하여 고체 회로의 DC 바이어스 레벨을 제어할 수 있습니다. 신호 소스의 구형파 출력을 결함이 의심되는 디지털 회로의 클록으로 사용할 수 있습니다. 보상은 회로 작동을 관찰하고 결함이 있는 결함을 확인하기 위해 유효한 논리 레벨 아날로그 출력을 생성합니다. 즉, 임의 파형 발생기의 기본 기능을 사용하면 기본 실험실에 필요한 신호를 시뮬레이션할 수 있습니다.
2. 임의 파형, 보다 복잡한 신호 요구 사항의 시뮬레이션
우리 모두 알고 있듯이 실제 전자 환경에서 설계된 회로의 작동에는 다양한 간섭과 실제 회로에는 오버 펄스, 스파이크, 댐핑 과도 현상, 주파수 돌연변이 등과 같은 다양한 신호 결함과 과도 신호가 있는 경우가 많습니다(그림 1, 그림 2 참조). 일부는 치명적인 결과를 초래할 것입니다. 예를 들어, 그림 1의 a 지점에 과도한 스파이크 펄스가 있는 경우 충격 방지 기능이 약한 회로가 제공되면 전체 장치가 "소손"될 수 있습니다. 이러한 상황에 대한 회로의 민감도를 확인함으로써 불필요한 손실을 피할 수 있습니다. 이 요구 사항은 항공우주, 군사, 철도 및 복잡한 상황이 있는 일부 중요한 분야에서 특히 중요합니다.
임의 파형 발생기의 특수 기능으로 인해 임의 파형 생성 기능을 향상시키기 위해 컴퓨터 통신을 사용하여 파형 데이터를 출력하는 경우가 많습니다. 컴퓨터 전송에서 파형은 전용 파형 편집 소프트웨어를 통해 생성되며, 이는 장비의 기능을 확장하고 실험을 더욱 시뮬레이션하는 데 유용합니다. 동시에 임의 파형을 편집하려면 많은 시간과 노력이 필요할 수 있으며 파형이 매번 다를 수 있습니다. 일부 임의 파형 발생기에는 일정량의 내장형 비휘발성 메모리와 파형 편집을 위한 랜덤 액세스 기능이 있습니다. 이는 참조 비교에 유리하거나 추가 분석 및 처리를 위해 무작위 인터페이스 통신을 통해 컴퓨터로 전송됩니다.
3. 다운로드 및 전송, 추가 실시간 시뮬레이션
일부 군사, 항공, 운송 제조 및 기타 분야에서는 실험 설계 후 일부 회로 작동 환경을 예측하기 어렵습니다. 실제 환경에서 추가 실험이 필요합니다. 일부 실험은 비용이 많이 들거나 위험합니다(고속열차 실험 중 레일 변경, 항공기 테스트 중 프로펠러 작동 등). 결과를 판단하기 위해 오랜 시간 동안 실험을 수행하기 위해 일부 임의 파형 발생기의 파형 다운로드 기능을 사용하여 일부 번거롭고 비용이 많이 들거나 위험한 제품을 설계할 수 있습니다. 디지털 오실로스코프 및 기타 장비를 통한 실험. 파형은 실시간으로 기록된 다음 컴퓨터 인터페이스를 통해 신호 소스로 전송되고 추가 실험 검증을 위해 설계된 회로에 직접 다운로드됩니다.
요약하자면, 임의 파형 발생기는 전자 엔지니어가 신호 시뮬레이션 실험을 수행하는 데 가장 적합한 도구입니다. 구매할 때 주파수 정확도, 주파수 안정성, 진폭 정확도 및 신호 왜곡과 같은 기존 신호 소스의 단점에 주의하는 것 외에도 편집, 파형 생존 및 다운로드 기능에도 주의를 기울여야 합니다. 출력 채널의 수. 두 신호의 위상 변이 특성을 동기적으로 비교하여 시뮬레이션 실험 상태에 더 도달합니다.
- 관련 기사
- 겨울 자동차 유리 성에 관리 지식!
- 유교, 도교, 묵가는 사람들이 책을 갖고, 공부하고, 집을 가질 수 있도록 민생을 이야기합니다.
- 중국에서 큰 인기를 끌었던 설날 그림 인형이 5년 동안 세상을 떠났습니다. 하나뿐인 여동생에게 무슨 일이 일어난 걸까요?
- 우리 나라의 현재 중앙 및 지방예산 준비 방식은 무엇입니까?
- Baofeng 카운티 고대 도시 마을 전통 마을 이름
- 중국과 외국의 유명 인사 명언
- 국산 제품의 부상, 국민 패션과 스타일이 널리 추구되고 있습니다.
- 당신의 독특한 "스타일"을 막을 수 있는 사람은 아무도 없습니다. 오래된 자동차 소유자들이 새로운 BMW X2에 대해 어떻게 생각하는지 살펴볼까요?
- 전통에 대해 어떻게 생각하세요? 문장
- 장시성 녹나무 결혼식 풍습