전통문화대전망 - 전통 미덕 - EDA 기술실용자습서 (판송제 3 판) 연습문제 답안, 온라인 등을 구하다

EDA 기술실용자습서 (판송제 3 판) 연습문제 답안, 온라인 등을 구하다

이 책은 국내외에서 가장 인기 있는 전자설계 자동화 (EDA) 기술을 습득하는 것을 교육 목표로 하고, < P > 학생의 설계 및 응용 개발 능력을 주축으로 EDA 응용 기술을 체계적으로 소개한다. < P > 전서는 취재와 편성에 있어서 내용이 참신하고 점진적이며, 이론이 실제와 연계되는 것을 중시한다. VHDL 하드웨어 설명 언어, Quartus II 와 같은 EDA 도구 소프트웨어, < P > 프로그래밍 가능한 논리 장치, 실험 개발 시스템, 애플리케이션 인스턴스 및 통합 설계 인스턴스를 포함한 전체 < P > 책 ***1 장 4 장은 대량의 < P > 일반 디지털 회로에 대해 VHDL 설명을 하고, 7 장은 9 개의 전형적인 디지털 시스템의 설계 < P > 방법을 상세히 설명하고, 9 장은 16 개의 실험 사례를 선택하며, 1 장은 4 개의 대표적인 전국 대학생 전기 < P > 하위 디자인 경연 대회 디자인 사례를 제시한다. 독자는 이러한 실제 작업을 통해

EDA 의 개발 설계 방법을 잘 파악할 수 있습니다. 각 장 뒤에는 독자들이 < P > 를 배우고 가르칠 수 있도록 요약과 연습문제가 첨부되어 있다. 교사 교육을 용이하게 하기 위해서, 이 책에는 전자교안이 갖추어져 있다. < P > 이 책은 고등 전문 학교 및 학부 대학의 전자 정보, 전기, 통신, 자동 제어, 자체 < P > 자동화 및 컴퓨터 전문 EDA 기술 교재, 또는 이러한 학과 또는 관련 학과 엔지니어링 기술 < P > 기술자를 위한 참고서로 사용할 수 있습니다. 또한 전자 제품 제작, 기술 혁신 실천, EDA 과정 설계 및 < P > 졸업 디자인과 같은 실천 활동에 대한 지침서로도 사용할 수 있습니다.

본 도서 카탈로그

제 1 장 EDA 기술 개요

1.1 EDA 기술 및 개발

1.1.1 EDA 기술의 의미

1.1.2 EDA 기술의 발전 역사

1.2 EDA 기술

1.4 공통 EDA 도구

1.5 EDA 기술 동향

1.5.1 프로그래머블 장치 동향

1.5.2 소프트웨어 개발 도구 동향

1.5.3 입력 방법 > 사고 시험 문제 및 연습

2 장 VHDL 하드웨어 설명 언어

2.1 VHDL 개요

2.1.1 일반 하드웨어 설명 언어 소개

2.1.2 VHDL 및 장점

2.1

2.2.3 라이브러리

2.2.4 패키지

2.2.5 구성

2.3 VHDL 언어 피쳐

2.3.1 VHDL 문자 규칙 <

2.4.1 대기문 및 검증문

2.4.2 대입문

2.4.3 제어문

2.4.4 하위 프로그램 호출문

2.4 > 2.5.5 컴포넌트 인스턴스화문

2.5.6 생성문

장 요약

사고 문제 및 연습

3 장 Quartus ⅱ 소프트웨어 및 적용

3.1 Quartus II 사용 및 설계 프로세스 Tus ⅱ 설계 사인 신호 발생기

3.2.1 프로젝트 작성 및 설계 파일 편집

3.2.2 컴파일

3.2.3 사인 신호 데이터 ROM 맞춤형

3.2.4 시뮬레이션 < p

3.3.2 Simulink 모델 시뮬레이션

3.3.3 signal compiler 컴파일

3.3.4 Quartus ⅱ 타이밍 시뮬레이션 사용

3.3

4.1.1 기본 도어 회로

4.1.2 디코더

4.1.3 인코더

4.1.4 수치 비교기

4.1 .. 3 레지스터 및 시프트 레지스터

4.2.4 카운터

4.2.5 시퀀스 신호 발생기 및 검출기

4.3 스토리지 설계

4.3.1 읽기 전용 메모리 rom

4.3 5 장 대규모 프로그래머블 로직 디바이스

5.1 프로그래머블 로직 디바이스 개요

5.2 단순 프로그래머블 로직 디바이스

5.3 복잡한 프로그래머블 로직 디바이스

5.3.1 CPLD 의 기본 구조

5.3.2 altera FPGA 디바이스

5.4.3 FPGA 구성

5.5 시스템 프로그래머블 로직 디바이스

5.5.1 ispLSI/plsi 구조

5.5.2 lattics D 의 개발 애플리케이션 선택

5.6.1 FPGA 및 CPL| D 성능 비교

5.6.2 FPGA 및 CPLD 개발 애플리케이션 선택

이 장 요약

사고 문제 및 연습

6 장 공통 인쇄 a 도구 소프트웨어

6.1 altera max+plus ⅱ 사용 < S ⅱ 설계 예

6.2 Xilinx foundation 사용

6.2.1 foundation 설계 프로세스

6.2.2. foundation 설계 예

6. 인터페이스

6.3.3 modelsim 대화식 명령 모드 시뮬레이션

6.3.4 modelsim 배치 작업 방법. < P > 이 장에서는 < P > 사고 문제 및 연습 문제 < P > 7 장 EDA 기술 종합 설계 응용 프로그램 < P > 7.1 디지털 알람 시계 설계 < P > 7.1.1 시스템 설계 요구 사항 < P > 7.1.2 시스템의 전반적인 설계 <; 설계

7.1.6 알람 레지스터 설계

7.1.7 시간 카운터 설계

7.1.8 디스플레이 드라이브 설계

7.1.9 디바이더 설계

7 . 2.3 시스템 시뮬레이션

7.3 시퀀스 감지기 설계

7.3.1 설계 아이디어

7.3.2 VHDL 프로그램 구현

7.3.3 하드웨어 논리 검증

7.4 신호등 신호 설계

7.5.1 설계 아이디어

7.5.2 VHDL 프로그램 구현

7.6 엘리베이터 제어 시스템 설계

7.6.1 설계 요구 사항

7.6.2 8 퀴즈 응답기 설계

7.8.1 설계 아이디어

7.8.2 VHDL 프로그램 구현

7.9 단일 칩 마이크로 컴퓨터와 FPGA/CPLD 버스 인터페이스 설계

7.9.1 설계 아이디어 < 시스템 원리 및 사용

8.1.1 시스템 성능 및 사용 고려 사항

8.1.2 시스템 작동 원리

8.1.3 시스템 보드 구조 및 사용 방법

8.2gw48 실험 회로 구조 다이어그램

8 B 전자 디자인 경쟁 응용 프로그램 보드 사용 지침 < P > 8.5GW48 EDA 실험 개발 시스템 사용 사례 < P > 장 요약 < P > 사고 문제 및 연습 < P > 9 장 EDA 기술 실험 < P > 실험 1 8 비트 전체 가산기 설계 < P > 실험 2 조합 논리 회로 설계 < P > 6 디지털 시계 종합 실험 < P > 실험 7 시퀀스 감지기 설계 < P > 실험 8 단순 랜턴 컨트롤러 < P > 실험 9 포지티브 및 네거티브 펄스 폭 디지털 변조 신호 발생기 설계 < P > 실험 1 디지털 스톱워치 설계 < P > 실험 11 신호등 신호 컨트롤러 설계 < P > 실험 12 아날로그 신호 감지 < P > > 실험 15A/D 변환 컨트롤러 설계 < P > 실험 16 음악 생성기 설계 < P > 제 1 장 EDA 기술이 전국 대학생 전자디자인 대회에서 적용 < P > 1.1 등 정밀도 주파수계 설계 < P > 1.1.L 시스템 설계 요구 사항 < P > 1.; 1.5 시스템 시뮬레이션

1.1.6 시스템 테스트 및 하드웨어 검증

1.1.7 설계 기술 분석 및 시스템 확장 아이디어

1.2 측정기 설계

1.2.1 측정기 작동 원리 및 구현

통합 설계 시나리오

1.3.3 DDS 내부 주요 모듈의 VHDL 프로그램 구현

1.3.4 시스템 시뮬레이션 및 하드웨어 검증

1.3.5 설계 기술 분석 및 시스템 확장 아이디어

1.4 로직 분석기 설계 <;